لینک دانلود و خرید پایین توضیحات
دسته بندی : پاورپوینت
نوع فایل : PowerPoint (..pptx) ( قابل ویرایش و آماده پرینت )
تعداد صفحه : 28 صفحه
قسمتی از متن PowerPoint (..pptx) :
مقدمه ای بر زبان توصیف سخت افزارVHDL توصیف مدارهای ترکیبی ساده مقدمه (تاریخچه) نام VHDL شامل دو بخش V و HDL به معنی: VHSIC : Very High Speed Integrated Circuits HDL : Hardware Description Language استاندارد IEEE 1076-1987 استاندارد IEEE 1076-1993 ABEL (Advanced Boolean Equation Language)-یک زبان منسوخ شده - برای برای های پیاده سازی مدارات کوچک در PLD ها Verilog مانند VHDL مورد توجه است AHDL زبان اختصاصی شرکت Altera SystemVerilog مبتنی بر Verilog برای درستی سنجی در سطح RTL SystemC مبتنی بر C++ برای طراحی در سطح سیستم مقدمه (اهداف و نیازمندی ها) اهداف اساسی مستند سازی: نگهداری، ارائه، تبادل، استفاده مجدد شبیه سازی: بررسی نتایج و ارزیابی سنتز: با هدف پیاده سازی در FPGA یا بصورت ASIC اجرا= شبیه سازی حداقل نیازمندی ها برای یادگیری زبان VHDL دانستن جبر بول و آشنایی با مدارات منطقی داشتن ابزار CAD مناسب مقدمه (ویژگی ها) همروندی ترتیب دستورات مهم نیست مبتنی بر رخداد امکان استفاده از دستورات ترتیبی را نیز دارد امکان توصیف طرح بصورت رفتاری (جریان داده- الگوریتمی) ساختاری (با قابلیت سلسله مراتبی) امکان مدل کردن تاخیر دروازه ها را دارد به حروف کوچک و بزرگ حساس نیست بشدت نوع گرا است ساختار کلی یک فایل VHDL یک توصیف VHDL شامل Entity declaration Architecture body تعریف entity در حقیقت معرفی سیگنال های ورودی و خروجی است architecture رابطه بین سیگنال های ورودی و خروجی است (عملکردی/ساختاری)
دسته بندی : پاورپوینت
نوع فایل : PowerPoint (..pptx) ( قابل ویرایش و آماده پرینت )
تعداد صفحه : 28 صفحه
قسمتی از متن PowerPoint (..pptx) :
مقدمه ای بر زبان توصیف سخت افزارVHDL توصیف مدارهای ترکیبی ساده مقدمه (تاریخچه) نام VHDL شامل دو بخش V و HDL به معنی: VHSIC : Very High Speed Integrated Circuits HDL : Hardware Description Language استاندارد IEEE 1076-1987 استاندارد IEEE 1076-1993 ABEL (Advanced Boolean Equation Language)-یک زبان منسوخ شده - برای برای های پیاده سازی مدارات کوچک در PLD ها Verilog مانند VHDL مورد توجه است AHDL زبان اختصاصی شرکت Altera SystemVerilog مبتنی بر Verilog برای درستی سنجی در سطح RTL SystemC مبتنی بر C++ برای طراحی در سطح سیستم مقدمه (اهداف و نیازمندی ها) اهداف اساسی مستند سازی: نگهداری، ارائه، تبادل، استفاده مجدد شبیه سازی: بررسی نتایج و ارزیابی سنتز: با هدف پیاده سازی در FPGA یا بصورت ASIC اجرا= شبیه سازی حداقل نیازمندی ها برای یادگیری زبان VHDL دانستن جبر بول و آشنایی با مدارات منطقی داشتن ابزار CAD مناسب مقدمه (ویژگی ها) همروندی ترتیب دستورات مهم نیست مبتنی بر رخداد امکان استفاده از دستورات ترتیبی را نیز دارد امکان توصیف طرح بصورت رفتاری (جریان داده- الگوریتمی) ساختاری (با قابلیت سلسله مراتبی) امکان مدل کردن تاخیر دروازه ها را دارد به حروف کوچک و بزرگ حساس نیست بشدت نوع گرا است ساختار کلی یک فایل VHDL یک توصیف VHDL شامل Entity declaration Architecture body تعریف entity در حقیقت معرفی سیگنال های ورودی و خروجی است architecture رابطه بین سیگنال های ورودی و خروجی است (عملکردی/ساختاری)
فرمت فایل پاورپوینت می باشد و برای اجرا نیاز به نصب آفیس دارد